## **CAN / TTCAN**

| Eigenschaft / Bussystem                                     | CAN                                                                                               | TTCAN                                                              |
|-------------------------------------------------------------|---------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|
| Applikation: Automobil?                                     | Antriebsstrang, Karosserie                                                                        | <b>←</b>                                                           |
| Applikation: Home?                                          | -                                                                                                 | -                                                                  |
| Applikation: Industrie?                                     | Maschinensteuerung,<br>Fabrikvernetzung                                                           | möglich                                                            |
| Standard?                                                   | ISO CAN2.0                                                                                        | Ja                                                                 |
| Website für Standard                                        | http://www.can-cia.de                                                                             | <b>←</b>                                                           |
| Wer steht dahinter? (Organisation)                          | Can in Automation (CiA) Ursprung: Bosch                                                           | +                                                                  |
| Medium (phys. Layer)                                        | 2-Draht, twisted pair                                                                             | <b>←</b>                                                           |
| Encoding                                                    | NRZ (5 Bit)                                                                                       | <b>←</b>                                                           |
| Synchron, Asynchron?                                        | Synchron                                                                                          | ←                                                                  |
| Media Access, Arbitration, multi<br>Master fähig?           | CSMA/CD; Beliebiger Zugriff<br>mit Priorisierung durch<br>bitweiser Ver-Undung der<br>Identifier  | Aufteilung in Zeitslots,<br>zusätzlich herkömmliche<br>Arbitration |
| Priorisierung von Transfers möglich?                        | Ja                                                                                                | Ja, je Zeitslot                                                    |
| Echtzeitfähig: Zeit für MS-<br>Datentransfer (Read / Write) | Delay bei max. Priorität: 130<br>Bitzeiten. Für niedrigere<br>Priorität nicht<br>deterministisch. | Entsprechend der Abstände der Zeitslots pro Teilnehmer             |
| Overhead pro Datenpaket (Bit)                               | 31 + 11 (2.0A) /29 (2.0B)<br>Adresse, 15 CRC                                                      | +                                                                  |
| Datenblocklängen (von bis)                                  | 0 8 Byte                                                                                          | <b>←</b>                                                           |
| Genauigkeit clock                                           | 0,5%, Quarz nötig                                                                                 | ←                                                                  |
| Übereinstimmung                                             |                                                                                                   |                                                                    |
| Clock synchronisation                                       | DPLL                                                                                              | ← und auf Ebene der<br>Basiszyklen                                 |
| Error detection / correction                                | detection, 15 bit CRC:<br>5 single bit / burst 14 bit                                             | +                                                                  |
| Sicherheit / Redundanz                                      | Abgesicherte Übertragung, autom. retry                                                            | ← und redundanter<br>Zeitmaster                                    |
| Bitrate (vonbis)                                            | 10k 1Mbit, innerhalb eines Systems fest                                                           | +                                                                  |
| Buslänge (vonbis)                                           | 40m (1Mbit) 1000m                                                                                 | ←                                                                  |
| Anzahl Nodes Identifier                                     | 11 bit (2.0A) / 29 bit (2.0B)                                                                     | <b>←</b>                                                           |
| Anzahl Nodes Physikalisch                                   | bis zu einige 10                                                                                  | ←                                                                  |
| Hardware verfügbar?                                         | CAN-Interfaces und diverse<br>Controller, sowie<br>Microcontroller                                | Erste Implementationen in HW, weitere angekündigt                  |
| EMV-Aspekte                                                 | gering, das twisted pair                                                                          | ←                                                                  |
| Wake-Up?                                                    | Möglich, spez. ID                                                                                 | ←                                                                  |
| Lizenzgebühr                                                | Ja                                                                                                | ←                                                                  |
| Bewertung: Kosten für Master /<br>Slave                     | 0,50€ Tranceiver, 0,5-4 €<br>Controller                                                           | +                                                                  |
| Bewertung: Zukunftsaussichten (Anwendungsgebiet)            | Gut, hat sich in vielen Berei-<br>chen etabliert                                                  | Gut, da immernoch einfaches und durchgängiges Konzept              |